南方科技大学是由中国广东省领导和管理、深圳市举全市之力创建的一所公办创新型大学,目标是迅速建成国际化高水平研究型大学,建成中国重大科学技术研究与拔尖创新人才培养的重要基地……

南方科技大学以学分制、导师制、书院制为基础,以人才培养的个性化、小班化、国际化为特色,通过为一流的人才培养体系,培养人格健全、基础扎实、能力突出、具有国际视野、社会责任感、创新精神和实践能力的高素质人才。

南方科技大学被确定为国家高等教育综合改革试验校。2012年4月,教育部同意建校,并赋予学校探索具有中国特色的现代大学制度、探索创新人才培养模式的重大使命。

南方科技大学对本科学生采用书院制管理模式,以书院、团委、社团等平台为载体,为学生营造了精彩的大学生活。

南方科技大学本科招生采用基于高考的综合评价录取模式,即高考成绩占60%,我校自主组织的能力测试成绩占30%(其中面谈成绩为5%),高中学业水平考试成绩占10%,按考生“631”综合成绩排名从高到低录取。综合评价录取模式由我校在2012年率先实施。

南科大教育基金会由理事会、监事会、秘书处组成。理事会是基金会的最高权力机构;监事会负责检查财务和会计资料,监督理事会遵守法律和章程的情况;秘书处是基金会常设办事机构,在理事会领导下负责基金会的日常工作。

学校党委切实履行党建工作职责,不断强化班子建设和基层党组织建设,充分发挥好党委对学校各项工作的核心统领作用和各党支部的战斗堡垒作用,切实开展组织统战和党风廉政建设各项工作。学校高度重视群团组织建设,充分调动全体师生员工积极性,维护教职工的合法权益,推进学校民主管理,促进学校健康发展,全力营造齐心协力、团结向上、奋发有为的干事创业氛围。

导师简介

首页 > 学生生活 > 树礼书院 > 导师简介 > 虞亚军

师资队伍

虞亚军


教学副教授

电子与电气工程系

0755-88018557

研究领域:

◆ 数字信号处理,滤波器设计

◆ 超大规模集成电路数字系统设计

 

学习经历:

◆  2004年,获得新加坡国立大学,电子与计算机系,博士学位

◆  1997年,获得浙江大学,生物医学及仪器工程学系,硕士学位

◆  1994年,获得浙江大学,生物医学及仪器工程学系,学士学位

 

工作经历:

◆ 2005年12 月 ~ 2016年02月,新加坡南洋理工大学,电子与电器工程学院,助理教授

◆ 2009年07月,澳大利亚科廷大学,数学与统计系,访问教授

◆ 2004年01月 ~ 2005年11月,新加坡南洋理工大学,淡马锡实验室,研究员

◆ 2002年10月 ~ 2003年07月,香港科技大学,应用数学系,访问学者

◆ 2002年06月 ~ 2002年09月,芬兰坦佩雷技术大学,电子媒体研究院,访问学者

◆ 1998年05月 ~ 2004年01月,新加坡国立大学,电子与计算机系,研究工程师

◆ 1997年07月 ~ 1998年04月,浙江大学,生物医学工程及仪器系,助教

 

所获荣誉:

◆ 2011年,学生叶文彬获亚太研究生电子和微电子会议论文(PrimeAsia 2011)银叶奖。获奖论文为:叶文彬和虞亚军“An algorithm for the design of low power linear phase FIR filters”。银叶奖表彰会议首20%的优秀论文。

◆ 2009年,学生施栋获得IEEE Circuits & Systems Singapore Chapter优秀研究生奖。

◆ 1997年,获得浙江省科技进步三等奖。这一奖项是表彰三年内浙江省在科学技术相关领域内取得的成就的最高奖项。该奖项是根据相关研究的总体水准,对科技进步的促进作用,以及对社会和经济的影响力来评选的。

 

研究简介:

主要从事数字信号处理,滤波器设计,及超大规模集成电路数字系统设计的研究。在国际学术期刊发表SCI论文30多篇,国际会议论文30多篇。现为IEEE Circuits & Systems Society, 数字信号处理技术委员会委员。

 

代表文章:

[1].     X. Lou, Y. J. Yu and P. K. Meher, “Analysis and Optimization of Product-Accumulation Section for Efficient Implementation of FIR Filters”, accepted by IEEE Trans. Circuits, Syst. I.

[2].    X. Lou, Y. J. Yu and P. K. Meher, “Lower Bound Analysis and Perturbation of Critical Path for Area-Time Efficient Multiple Constant Multiplications”, accepted by IEEE Trans. Computer-Aided Design of Integrated Circuits and Systems.

[3].    X. Lou, Y. J. Yu and P. K. Meher, “New Approach to the Reduction of Sign-extension Overhead for Efficient Implementation of Multiple Constant Multiplications”, IEEE Trans. Circuits, Syst. I., vol. 62, no. 11, pp. 2695-2705, Nov. 2015.

[4].    R. Fan, Y. J. Yu and Y. L. Guan, “Generalization of Orthogonal Frequency Division Multiplexing with Index Modulation”, IEEE Trans. Wireless Communications, vol. 14, no. 10, pp. 5350-5359, Oct. 2015.

[5].   W. B. Ye and Y. J. Yu, “Two-step Optimization Approach for the Design of Multiplierless Linear-Phase FIR Filters”, IEEE Trans. Circuits, Syst. I., vol. 62, no. 5, pp. 1279-1287, May 2015. (ISCAS’14 推选最佳论文,受邀提交IEEE TCAS-I 特刊文章。)

[6].    X. Lou, Y. J. Yu and P. K. Meher, “Fine-Grained Critical Path Analysis and Optimization for Area-Time Efficient Realization of Multiple Constant Multiplications”, IEEE Trans. Circuits, Syst. I., vol. 62, no. 3, pp. 863-872, March 2015.

[7].    W. B. Ye, and Y. J. Yu, “Bit-level Multiplierless FIR Filter Optimization Incorporating Sparse Filter Technique”, IEEE Trans. Circuits, Syst. I., vol. 61, no. 11, pp. 3206-3215, Nov. 2014.

[8].    W. J. Xu, Y. J. Yu, and H. Johansson, “Improved Filter Bank Approach for the Design of Variable Bandedge and Fractional Delay Filters”, IEEE Trans. Circuits, Syst. I., vol. 61, no. 3, pp. 764-777, March 2014.

[9].    W. B. Ye, and Y. J. Yu, “Single Stage and Cascade Design of High Order Multiplierless linear phase FIR Filters Using Genetic Algorithm”, IEEE Trans. Circuits, Syst. I., vol. 60, no. 11, pp. 2987-2997, Nov. 2013. (ISCAS’12 推选最佳论文,受邀提交IEEE TCAS-I 特刊文章。)

[10]. Y. J. Yu, and W. J. Xu, “Investigation on the Optimization Criteria for the Design of Variable Fractional Delay Filters”, IEEE Trans. Circuits, Syst. II., vol. 60, no. 8, pp. 522-526, Aug. 2013.

[11]. S. Y. Park, and Y. J. Yu, “Fixed-Point Analysis and Parameter Selections of MSR-CORDIC with Applications to FFT Designs”, IEEE Trans. Signal Processing, vol. 60, no. 12, pp.6245-6256, Dec. 2012.

[12]. Y. J. Yu, and W. J. Xu, “Mixed-Radix Fast Filter Bank Approach for the Design of Variable Digital Filters with Simultaneously Tunable Bandedge and Fractional Delay”, IEEE Trans. Signal Processing, vol. 60, no. 1, pp.100-111, Jan. 2012.

[13]. D. Shi, and Y. J. Yu, “Design of Discrete-valued Linear Phase FIR Filters in Cascade Form”, IEEE Trans. Circuits, Syst. I. vol. 58, no. 7, pp.1627-1636, July 2011. (ISCAS’10 推选最佳论文,受邀提交IEEE TCAS-I 特刊文章。)

[14]. R. Bregovic, Y. J. Yu, T. Saramäki, and Y. C. Lim, “Implementation of Linear-Phase FIR Filters for a Rational Sampling Rate Conversion Utilizing the Coefficient Symmetry”, IEEE Trans. Circuits, Syst. I. vol. 58, no. 3, pp. 548-561, Mar. 2011.

[15]. D. Shi, and Y. J. Yu, “Design of Linear Phase FIR Filters with High Probability of Achieving Minimum Number of Adders”, IEEE Trans. Circuits, Syst. I. vol. 58, no. 1, pp. 126-136, Jan. 2011.

[16]. R. Bregovic, Y. J. Yu, A. Viholainen and Y. C. Lim, “Implementation of Linear-Phase FIR Nearly Perfect-Reconstruction Cosine-Modulated Filterbanks Utilizing the Coefficient Symmetry”, IEEE Trans. Circuits, Syst. I. vol. 57, no. 1, pp. 139-151, Jan. 2010.

[17]. Y. J. Yu, D. Shi, and Y. C. Lim, “Design of Extrapolated Impulse Response FIR Filters with Residual Compensation in Subexpression Space”, IEEE Trans. Circuits, Syst. I, vol. 56, no. 12, pp. 2621-2633, Dec. 2009.

[18]. Y. J. Yu, Y. C. Lim and D. Shi, “Low Complexity Design of Variable Bandedge Linear Phase FIR filters with Sharp Transition Band”, IEEE Trans. Signal Processing, vol. 57, no. 4, pp. 1328-1338, April 2009.

[19]. Y. J. Yu and Y. C. Lim, “Design of Linear Phase FIR Filters in Subexpression Space Using Mixed Integer Linear Programming”, IEEE Trans. Circuits, Syst. I, vol. 54, no. 10, pp. 2330-2338, Oct. 2007.

 

专著及章节:

[1].        L. Wanhammar, and Y. J. Yu, “Digital Filter Structures and Their Implementation” Academic Press Library in Signal Processing: Volume 1: Signal Processing Theory and Machine Learning, (Editor-in-Chief: Sergios Theodoridis and Rama Chellappa, Publisher: Academic Press), 2013.

 

编委成员:

副编:

2009 ~ 现在      Circuit Systems and Signal Processing.

2015 ~ 现在      Digital Signal Processing, Elsevier

2010 ~ 2013      IEEE Trans. on Circuits and Systems II.

共同客座主编

2007 ~ 2009      Circuits Systems and Signal Processing, “Low Power Digital Filter Design Techniques and Their Applications” 特刊, 2010年一月期.

 

 

 

 

 

研究方向

© 2015 All Rights Reserved. 粤ICP备14051456号 地址:广东省深圳市南山区学苑大道1088号 电话:+86-755-8801 0000 邮编:518055
*为必填项